MT41K512M8DA-093:P

Micron
340-265839-TRAY
MT41K512M8DA-093:P

Herst.:

Beschreibung:
DRAM DDR3 4Gbit 8 78/117TFBGA 1 CT

Lebenszyklus:
Status beim Hersteller bestätigen:
Informationen über den Produktlebenszyklus sind nicht eindeutig. Holen Sie ein Angebot ein, um die Verfügbarkeit dieser Teilenummer vom Hersteller zu bestätigen.
ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 2'191

Lagerbestand:
2'191 sofort lieferbar
Lieferzeit ab Hersteller:
53 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Bestellmengen größer als 2191 können einer Mindestbestellmenge unterliegen.
Lange Lieferzeit für dieses Produkt.
Minimum: 1   Vielfache: 1   Maximal: 2191
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 13.23 CHF 13.23
CHF 12.69 CHF 126.90

Produktattribut Attributwert Attribut auswählen
Micron Technology
Produktkategorie: DRAM
RoHS:  
SDRAM - DDR3L
4 Gbit
8 bit
1.066 GHz
FBGA-78
512 M x 8
13.09 ns
1.283 V
1.45 V
0 C
+ 95 C
MT41K
Tray
Marke: Micron
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 1440
Unterkategorie: Memory & Data Storage
Gewicht pro Stück: 1.233 g
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

                        
The factory is currently not accepting orders for this product.

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542329010
CAHTS:
8542320020
USHTS:
8542320036
MXHTS:
8542320299
ECCN:
EAR99

MT41x DDR3 SDRAMs

Alliance Memory MT41x DDR3 SDRAMs use double data rate architecture with an interface to transfer two data words per clock cycle at I/O pins. The MT41x DDR3's double data rate architecture is an 8n-prefetch architecture that helps to achieve high-speed operations. These SDRAMs operate from CK and CK# differential clock inputs. The MT41x DDR3 employs a burst-orientated approach to read and write with access starting at the selected location and continuing in a programmed sequence. These SDRAMs use READ and WRITE BL8 and BC4. The MT41x DDR3 SRAMs can operate concurrently due to their pipelined and multibank architecture. This helps in providing high bandwidth by hiding row precharge and activation time. These SDRAMs feature self-refresh mode, power-saving mode, and power-down mode.