LMK1D210x LVDS-Puffer mit niedrigem additiven Jitter
Der LMK1D210x Low Additive Jitter LVDS Buffer von Texas Instruments verteilt zwei Takteingänge (IN0 und IN1) auf insgesamt bis zu 8 Paare von differenziellen LVDS-Taktausgängen (OUT0, OUT7) mit minimalem Versatz für die Taktverteilung. Jeder Pufferblock besteht aus einem Eingang und bis zu 4 LVDS-Ausgängen. Die Eingänge können LVDS, LVPECL, HCSL, CML oder LVCMOS sein. Der LMK1D210x ist speziell für die Ansteuerung von 50-Ω-Übertragungsleitungen konzipiert. Wenn die Eingänge im Single-Ended-Modus betrieben werden, muss die entsprechende Vorspannung an den nicht verwendeten negativen Eingangspin angelegt werden.
