Altera DK-DEV-10M50F484-B MAX® 10 FPGA-Evaluierungskit

Das Altera DK-DEV-10M50F484-B MAX® 10 FPGA-Evaluierungskit bietet eine benutzerfreundliche Plattform zur Evaluierung der MAX® 10 FPGA-Technologie. Dieses Kit kann zur Validierung von MIPI CSI-2 passiven D-PHY-Lösungen für die MIPI RX- oder Tx-Implementierung innerhalb des FPGA verwendet werden. Das MAX® 10 FPGA-Kit ermöglicht die Entwicklung schneller Kamera- und Bildverarbeitungsapplikationen, die Erstellung von Embedded-Lösungen und das Testen der FPGA-Schnittstelle mit mehreren Peripheriemodulen. Dieses Kit ermöglicht die Entwicklung von Prototyp-Designs mit Durchkontaktierungen zur Durchsteckmontage.

Das MAX® 10 FPGA-Evaluierungskit enthält ein Evaluierungsboard, einen Netzadapter und ein Mini-B-USB-zu-USB-Kabel. Darüber hinaus enthält das Kit Komponenten wie z. B. MIPI, HDMI, Benutzer-LVDS-Array, Pmod-Steckverbinder, Oszillatoren, Benutzer-GPIO, LEDs und Tastenschalter. Das Evaluierungskit kommt in Applikationen wie Motorsteuerung, SMBUS-Controller, analoge Schnittstellensteuerung, Datenspeicherung und LCD-Display-Controller zum Einsatz.

Merkmale

  • Validiert MIPI CSI-2 passive D-PHY-Lösungen für die MIPI RX- oder Tx-Implementierung innerhalb des FPGA (MIPI-Kameras und IP werden gesondert verkauft)
  • Entwicklung von Hochgeschwindigkeitskameras und Bildgebungsapplikationen
  • Enthält Videoapplikationen mit der On-board-HDMI-Ausgangsfunktion mit Displays
  • Integrierte Lösungen erstellen und die FPGA-Schnittstelle mit mehreren Peripheriemodulen testen
  • LVDS-I/O-Arrays für hohe Datenraten, geringen Stromverbrauch und Rauschimmunität für Ihre Embedded-Applikationen
  • Entwickelt 1 Gb LPDDR2 (x16) bei 200 MHz Leistung für batteriebetriebene Mobil- und Handgeräte
  • Konfigurieren des FPGA mit On-Board-USB-Blaster 2 oder über eine JTAG-Stiftleiste
  • Betrieb des Embedded-Linux mit dem Nios® V-Prozessor für eine Design-Evaluierung
  • Entwicklung eines Prototypdesigns mit Durchkontaktierungen zur Durchsteckmontage
  • DDR2 Speicher
  • Flash-Benutzerspeicher (UFM)
  • LVDS-I/O-Benutzerarray
  • Benutzer-LEDs, DIP-Schalter und Drucktasten
  • Austauschbarer Oszillator
  • Pmod-Steckverbinder
  • MIPI-Steckverbinder
  • HDMI-Steckverbinder
  • JITAG-Stiftleiste
  • USB-zu-UART-Steckverbinder

Merkmale

  • LCD-Display-Controller
  • Datenaustausch und -speicherung
  • Implementierung von LED-Treibern
  • SPI-zu-I2C-Brücke
  • I2C-Batteriestandsanzeigeschnittstelle
  • SMBUS-Controller
  • GPIO- und I2C-Erweiterung
  • Board-Management
  • Motorsteuerung
  • Analoge Schnittstellensteuerung
  • Leistungsmanagementsteuerung

Lieferumfang Kit

  • MAX® 10 Evaluierungsboard
  • Mini-B USB-zu-USB-Kabel
  • Quartus® Prime Lite Edition Software
  • Komplettes Kit-Installationspaket

Übersicht

Altera DK-DEV-10M50F484-B MAX® 10 FPGA-Evaluierungskit

Blockdiagramm

Altera DK-DEV-10M50F484-B MAX® 10 FPGA-Evaluierungskit
Veröffentlichungsdatum: 2025-04-22 | Aktualisiert: 2025-07-23