Altera Arria® 10 SX SoC-FPGAs

Das Altera Arria® 10 SX SoC, Teil des mittleren Produktportfolios von Altera verfügt über ein Embedded-Hart-Prozessor-Subsystem (HPS) und basiert auf einem ARM® Cortex®-A9-Dual-Core mit Peripherie. Diese FPGAs bieten außerdem Unterstützung für bis zu 48 Vollduplex-Transceiver-I/Os, wobei Datenraten von 17,4 GBit/s für die Chip-zu-Chip-Kommunikation und die Backplane-Konnektivität von 12,5 GBit/s erreicht werden. Die unterstützte Dichte der Logikschaltung beträgt bis zu 660 K äquivalente Logikelemente (LEs).

SoC-FPGA Embedded Development Suite
Startet die Entwicklung von Firmware und Applikations-Software mit SoC-FPGA Embedded Development Suite (SoC EDS), einer umfassenden Tool-Suite mit Development Tools, Hilfsprogrammen, Laufzeitsoftware und Applikationsbeispielen.
Mehr erfahren

Ecosystem
Arria 10 SoC-FPGA basiert auf einem ARM®-Prozessor und erbt die Stärken des ARM-Ökosystems. Altera und die SoC-FPGA-Nutzergemeinschaft bieten viele Möglichkeiten, den Entwicklungsbedarf von SoC-FPGAs zu decken. Es stehen mehrere Optionen für Betriebssysteme, Development Tools, Intellectual Property(IP)-Cores und professionelle Dienstleistungen zur Verfügung.
Mehr erfahren

Merkmale

  • Kombiniert architektonische Innovationen mit der 20-nm-Prozesstechnologie von TSMC, um Verbesserungen bei Leistung und Stromreduzierung zu erzielen.
  • 65 % Höhere Prozessorleistung mit bis zu 1,5 GHz CPU-Betrieb pro Core
  • 60 % Höhere Leistung im Vergleich zur vorherigen generation, über 500MHz-capable FPGA-Logikkern-Leistung (15 % höhere Leistung als vorherige SoC-FPGA
  • 4 Mal höhere transceiver-Bandbreite im Vergleich zur vorherigen generation (2X höhere Bandbreite im Vergleich zu früheren high-end-FPGA)
  • 4 Mal höhere Systemleistung (2.400 Mbps DDR4 SDRAM, Unterstützung für Hybrid-Speicher-Cube)
  • Mehr als 1.500 Giga Fließkommabetrieb pro Sekunde (GFLOPs) und bis zu 50 GFLOPs pro watt in einem einzigen Bauteil
  • 40 % geringerer Stromverbrauch mit Verbesserung der Prozesstechnologie und innovativen Techniken zur Reduzierung der Leistung
  • Vollständige Softwarekompatibilität mit Altera SoC FPGA der vorherigen Generation, einem breiten Ökosystem aus ARM-Software, Tools und verbessertem FPGA- und DSP-Hardware-Designflow
  • Umfangreiches ARM-Ökosystem für die Softwareentwicklung
  • Altera SoC FPGA Embedded Design Suite (SoC EDS) mit ARM Development Studio 5 (DS-5) Altera SoC FPGA Edition
  • Board-Unterstützungspakete sind für gängige Betriebssysteme verfügbar, einschließlich Linux, Wind River VxWorks, Wind River Linux, Micrium uC/OS-II und uC/OS-III und vieles mehr
  • Vollständige Softwarekompatibilität zwischen 28 nm Cyclone® V SoC FPGA, Arria V SoC FPGA und Altera Arria 10 SoC FPGA
  • Die Quartus Prime Software von Altera ist eine leistungsstarke FPGA-Entwicklungsumgebung mit folgenden Funktionen
    • Hochgradig automatisierter Designflow mit Open Computing Language (OpenCL™) Compiler
    • Modellbasiertes Hardware-Design für digitale Signalverarbeitung (DSP) mit DSP-Builder für Altera FPGA

Applikationen

  • Kommunikation
  • Rechenzentrum
  • Militär
  • Rundfunk
  • Fahrzeuganwendungen
  • Andere Endmärkte

Videos

Veröffentlichungsdatum: 2023-09-29 | Aktualisiert: 2026-01-07