Infineon Technologies PSoC 4100S Plus ARM® Cortex®-M0+-MCUs

Cypress Semiconductor PSoC 4100S Plus ARM® Cortex®-M0+-MCUs bestehen aus Embedded-System-Controllern, die benutzerdefinierte digitale Peripherie-Funktionen, Speicher und einen ARM® Cortex®-M0+-MCU mit flexiblem automatischem Routing enthalten. Die programmierbaren digitalen Peripheriefunktionen ermöglichen eine höhere Flexibilität und Vor-Ort-Abstimmung der Applikation. Zusätzliche Funktionen sind ein kapazitives Touch-Sensing-System (CapSense), programmierbare, zeitkontinuierliche und geschaltete Universal-Kondensator-Analogblöcke sowie programmierbare Konnektivität. Mit ihrem integrierten Design ermöglichen die PSoC 4100S Plus-Bauteile eine komplette Systemlösung für eine große Auswahl von Embedded-Applikationen.

Der PSoC 4100S Plus wurde mit der PSoC®-4-Plattform-Architektur entwickelt und ist sowohl skalierbar als auch rekonfigurierbar. Der PSoC4100S Plus ist mit den Produkten der PSoC-4-Plattform für neue Applikationen und Design-Anforderungen aufwärtskompatibel.

Merkmale

  • 32-Bit-MCU-Subsystem
    • ARM Cortex-M0-48-MHz-MCU
    • Bis zu 128 KB Flash-Speicher mit Lesebeschleuniger
    • Bis zu 16 KB SRAM
    • Achtkanal-DMA-Engine
  • Programmierbares Analog
    • Zwei Operationsverstärker, die über einen rekonfigurierbaren externen Treiber mit hohen Antriebskräften und einen internen Treiber mit hoher Bandweite sowie über Komparator-Modi und ADC-Eingangsbufferfunktionen verfügen. Operationsverstärker können im Tiefschlafmodus mit geringem Stromverbrauch betrieben werden.
    • 12-Bit-, 1-Msps-SAR-ADC mit differentiellen und einendigen Modi, Kanal-Sequenzer mit Signal-Mittelwertberechnung
    • 10-Bit-ADC-Funktion mit Einzelanstieg, bereitgestellt durch einen Kapazitätserkennungsblock
    • Zwei Strom-DACs (IDACs) für Universal- oder kapazitive Sensorapplikationen an beliebigen Pins
    • Zwei Komparatoren mit geringem Stromverbrauch, die im Tiefschlafmodus arbeiten
  • Programmierbare Digitalblöcke
    • Programmierbare Logik-Blöcke, wodurch Boolesche Operationen an den Anschluss-Eingängen und -Ausgängen durchgeführt werden können
  • Betrieb von 1,71 V bis 5,5 V mit geringem Stromverbrauch
    • Tiefschlafmodus mit operativem analogem und digitalem Systemstrom von 2,5 µA
  • Kapazitive Erkennung
    • Die CapSense Sigma-Delta-Technik (CSD) von Cypress bietet ein erstklassiges Signal-Rausch-Verhältnis (SNR) (>5:1) und hervorragende Wasserverträglichkeit
    • Die von Cypress bereitgestellte Softwarekomponente erleichtert die Entwicklung von kapazitiven Sensoren
    • Automatische Hardware-Abstimmung (SmartSense™)
  • LCD-Antriebsleistung
    • LCD-Segment-Antriebsleistung auf GPIOs
  • Serielle Kommunikation
    • Fünf unabhängige, zur Laufzeit rekonfigurierbare serielle Kommunikationsblöcke (SCB) mit rekonfigurierbarem I2C-, SPI- oder UART-Funktionsumfang
  • Takt- und Pulsweitenmodulation
    • Acht Pulsweitenmodulator-Blöcke (TCPWM) mit 16-Bit-Timer/Zähler
    • Mitten-, End- und Pseudozufallsmodus
    • Komparator-basierte Auslösung von Kill-Signalen für Motorantrieb und andere Digitallogikapplikationen mit hoher Zuverlässigkeit
    • Quadraturdecoder
  • Taktquellen
    • Externer Quarzoszillator (ECO) mit 4 bis 33 MHz
    • PLL zur Erzeugung einer 48-MHz-Frequenz
    • Watch-Quarzoszillator (WCO) mit 32 kHz
    • Interner Hauptoszillator (IMO) von ±2 %
    • Interner stromsparender Oszillator (ILO) mit 32 kHz
  • Echter Zufallsnummerngenerator (TRNG)
    • Der TRNG erzeugt echte Zufallsnummern für eine sichere Schlüsselerzeugung für Kryptografie-Applikationen
  • CAN-Block
    • CAN 2.0B Block mit Unterstützung für zeitgesteuerte CAN (TTCAN)
  • Bis zu 54 programmierbare GPIO-Pins
    • 44-Pin-TQFP- (0,8 mm Rastermaß) und 64-Pin-TQFP-Normal- (0,8 mm) sowie Fine-Pitch- (0,5 mm) Gehäuse
    • Beliebige GPIO-Pins, wie CapSense, analog oder digital können verwendet werden
    • Antriebsmodi, Stärken und Anstiegsgeschwindigkeiten sind programmierbar
  • PSoC Creator-Entwicklungsumgebung
    • Integrierte Entwicklungsumgebung (IDE) für schematische Eingabe und schematischen Aufbau von Designs (mit analogem und digitalem automatischem Routing)
    • Applikationsprogrammierschnittstelle (API-Komponente) für alle Peripherien mit fester und programmierbarer Funktion
  • Kompatibel mit dem Industriestandard
    • Nach schematischer Eingabe kann die Entwicklung mit ARM-basierten Industriestandard-Development Tools erfolgen

Cypress Psoc4100s Plus Blockdiagramm

Infineon Technologies PSoC 4100S Plus ARM® Cortex®-M0+-MCUs
Veröffentlichungsdatum: 2018-03-08 | Aktualisiert: 2025-08-18