Intel

Intel 82540 Gigabit-Ethernet-Controller

Die 82540 Gigabit-Ethernet-Controller von Intel sind einzelne, kompakte Bauteile mit integrierter Gigabit Ethernet Media Access Control (MAC) und PHY-Funktionen (Physical Layer). Für Desktop, Arbeitsplatz und mobile PC-Netzwerke mit engen Platzverhältnissen konzipiert, ermöglicht der 82540 Gigabit-Ethernet-Controller eine Gigabit-Ethernet-Implementierung auf kleinstem Raum mit Footprint-Kompatibilität mit der gegenwärtigen Generation von 10/100Mbps Fast Ethernet-Designs. Der 82540 integriert die vierte Generation von Intels Gigabit MAC mit einem voll integrierten Bitübertragungsschicht-Schaltkreis, um eine Standard-IEEE 802.3 Ethernet-Schnittstelle für 1000BASE-T, 100BASE-TX und 10BASE-T-Anwendungen (802.3, 802.3u, und 802.3ab) zur Verfügung zu stellen. Der Controller kann Daten mit einer Geschwindigkeit von 1000Mbps, 100Mbps oder 10Mbps senden und empfangen. Zusätzlich zur Verwaltung der MAC- und PHY-Funktionen stellt der Controller eine 32-Bit breite direkte PCI 2.2-kompatible Schnittstelle bereit, die den Betrieb mit 33 oder 66MHz unterstützen kann.

Weitere Ressourcen:

Datenblatt Datenblatt
Datenblatt Spezifikationsaktualisierung

Weitere Informationen über die Ethernet-Netzwerkcontroller von Intel

Merkmale
  • PCI-Bus (v2.3) Unterstützung für 32-Bit breite Schnittstellen mit 33MHz und 66MHz
  • Algorithmen, die erweiterte PCI-, MWI-, MRM- und MRL-Befehle optimal verwenden
  • CIS-Zeiger (CardBus Information Services)
  • Sende- und Empfangswarteschlangen mit niedriger Latenz
  • IEEE 802.3x-konforme Flusssteuerungsunterstützung mit Software-gesteuerten Schwellwerten
  • Speichert bis zu 64 Paketdeskriptoren in einem einzigen Burst zwischen
  • Programmierbare Host-Speicherempfangspuffer (256 Bytes bis 16 KB) und Cachezeilengröße (16 Bytes bis 256 Bytes)
  • Breite, optimierte, interne Datenpfadarchitektur, 64 KB konfigurierbare Sende- und Empfangs-FIFO-Puffer
  • Integriert für den Betrieb mit 10/100/1000 Mb/s
  • Unterstützung für die automatische IEEE 802.3ab-Aushandlung
  • IEEE 802.3ab PHY Konformität und Kompatibilität
  • Automatische Erkennung von Kabellängen und MDI vs. MDI-X-Kabel mit allen Geschwindigkeiten
  • Abladungsfunktionen zum Senden und Empfangen von IP-, TCP- und UDP-Prüfsummen
  • TCP-Übermittlungssegmentierung
  • Erweiterte Paketfilter
  • Großrahmenunterstützung bis zu 16KB
  • IEEE 802.1q VLAN-Unterstützung mit VLAN-Tageinfügung, Entfernung und Paketfilter für bis zu 4096 VLAN-Tags
  • Deskriptorring-Verwaltungshardware zum Senden und Empfangen
  • Interrupt-Zusammenführung (mehrere Pakete pro Interrupt)
  • Onboard SMB-Port, ASF 1.0, ACPI, Wake-on-LAN und PXE
  • Kompatibel mit PCI Power Management 1.1 und ACPI 2.0
  • Statische SNMP- und RMON-Zähler
  • Kompatibel mit SDG 3.0, WfM 2.0 und PC2001
  • Vier Aktivitäts- und Linkanzeigeausgänge für die direkte Unterstützung der LEDs
  • JTAG (IEEE 1149.1) Testzugriffsport in Silicon
  • Der interne PLL für die Takterzeugung kann einen 25MHz Kristall verwenden
  • Programmierbare LED-Funktionalität
Netzwerkspezifikationen
  • Einzel-Ports
  • PCI-Systemschnittstellentyp
  • Temperaturbereich: 0 - 70ºC
Verpackungsspezifikationen
  • 15,0mm x 15,0mm Paketgröße
  • Niederspannungs-Halogenoptionen erhältlich: Siehe MDDS
 Blockdiagramm
Blockdiagramm
eNews-Registrierung
  • Intel
  • Semiconductors|Integrated Circuits|IC-Communication & Networking
Veröffentlichungsdatum: 2015-08-28 | Aktualisiert: 2015-08-28