Microchip Technology Stromsparende IGLOO-Nano-Flash-FPGAs
Microsemi Stromsparende IGLOO-Flash-FPGAs bieten eine Einzelchip-Lösung, eine Neuprogrammierung, zahlreiche fortschrittliche Funktionen und Gehäuse mit kleinem Footprint. Diese FPGAs enthalten eine Flash*Freeze-Technologie, die durch den Nano-Stromverbrauch einen Einstieg in und Ausstieg aus einem extremen Stromsparmodus ermöglicht und gleichzeitig die SRAM- und Registerdaten beibehält. Darüber hinaus vereinfacht diese Technologie das Leistungsmanagement über I/O und das Taktmanagement mit einer schnellen Wiederherstellung eines Betriebsmodus. Die IGLOO-Nano-Bauteile enthalten außerdem eine nichtflüchtige Flash-Technologie, die eine sichere, stromsparende Einzelchip-Lösung sofort verfügbar macht. Diese Funktionen ermöglichen Designern das Erstellen von Systemen mit hoher Dichte mithilfe von bestehenden ASIC- oder FPGA-Designabläufen und Tools. Die IGLOO-Nano-FPGAs bieten 1 kb von neuprogrammierbarem, nichtflüchtigem On-Chip-FlashROM-Speicher und eine Taktkonditionierungsschaltung, die auf einem integrierten Phasenregelkreis (PLL) basiert. Diese Flash-FPGAs eignen sich hervorragend für die Unterhaltungselektronik, Industrie-, Kommunikations-, Netzwerk- und Avionik-Applikationen.Merkmale
- Geringer Stromverbrauch:
- Nano-Stromverbrauch – der geringste Stromverbrauch der Branche
- Unterstützung für Core-Spannung für einen geringen Stromverbrauch von 1,2 V bis 1,5 V
- Unterstützt Einzelspannungs-Systembetrieb
- Stromsparender FPGA-Betrieb im Aktivzustand
- Flash*Freeze-Technologie ermöglicht einen extrem geringen Stromverbrauch
- während gleichzeitig der FPGA-Inhalt erhalten wird
- Einfacher Einstieg in und Ausstieg aus einem extrem geringen Stromverbrauch im Flash*Freeze-Modus
- Hohe Kapazität:
- 10.000 bis 250.000 System-Gates
- Bis zu 36 Kb echter Dual-Port-SRAM
- Bis zu 71 Benutzer-I/Os
- Neuprogrammierbare Flash-Technologie:
- Flash-basierter CMOS-Prozess mit 130 nm und 7 Metallschichten
- Sofortige Unterstützung für Level 0
- Einzelchiplösung
- Programmerhaltungs-Design bei Abschaltung
- 250 MHz für 1,5-V-Systeme und 160 MHz für 1,2-V-Systeme
- Leistungsstarke Routing-Hierarchie:
- Routing und Taktstruktur segmentiert und hierarchisch
- In-System-Programmierung (ISP) und Sicherheit:
- ISP mit 128-Bit-On-Chip-AES-Entschlüsselung (Advanced Ecryption Standard, AES) über JTAG (IEEE 1532-kompatibel)
- FlashLock® zum Sichern von FPGA-Inhalten ausgelegt
- 1,2-V-Programmierung
- Embedded Speicher:
- 1 Kb nichtflüchtiger FlashROM-Benutzerspeicher
- SRAMs und FIFOs mit 4.608-Bit-RAM-Blöcken mit variablem Seitenverhältnis (x1, x2, x4 und x18 Organisation)
- Echter Dual-Port-SRAM (außer ×18 Organisation)
- Fortschrittlicher I/O:
- Gemischter Spannungsbetrieb von 1,2 V, 1,5 V, 1,8 V, 2,5 V und 3,3 V
- Große Auswahl von Versorgungsspannungs-Unterstützungen gemäß JESD8-B, die I/Os den Betrieb von 2,7 V bis 3,6 V ermöglichen
- Große Auswahl von Versorgungsspannungs-Unterstützungen gemäß JESD8-12, die I/Os den Betrieb von 1,14 V bis 1,575 V ermöglichen
- Bank-wählbare I/O-Spannungen von bis zu 4 Banken pro Chip
- Einendige I/O-Standards:
- LVTTL, LVCMOS 3,3 V/2,5 V/1,8 V/1,5 V/1,2 V
- I/O-Register auf Eingangs-, Ausgangs- und Freigabe-Pfaden
- Hot-Swap-fähige I/Os mit kalter Ersatzschaltung
- Programmierbare Ausgangs-Anstiegsrate und Antriebsstärke
- Schwaches Pull-Up/Pull-Down
- IEEE 1149.1 (JTAG) Abgrenzungsscan-Test
- Pin-kompatible Gehäuse über die gesamte IGLOO-Produktfamilie
- Takt-Konditionierungsschaltung (CCC) und PLL:
- Bis zu sechs CCC-Blöcke und einen Block mit einem integrierten PLL
- Konfigurierbare Phasenverschiebung, Multiplizier-/Teiler- und Verzögerungsfunktionen sowie externe Rückkopplung
- Großer Eingangsfrequenzbereich von 1,5 MHz bis 250 MHz
Applikationen
- Unterhaltungselektronik
- Netzwerk
- Computer
- Luftfahrtelektronik
- Kommunikation
Additional Resource
Veröffentlichungsdatum: 2019-06-19
| Aktualisiert: 2023-06-02
