Microchip Technology PIC32CZ CA70/MC70 Mikrocontroller

Microchip Technology PIC32CZ CA70/MC70 Mikrocontroller basieren auf dem leistungsstarken 32-Bit-ARM® Cortex®-M7-Prozessor mit einer Doppel-Präzisions-Fließkommaeinheit (FPU). Die MCUs werden mit bis zu 300 MHz betrieben und ergänzen bis zu 2048Kbytes Flash und bis zu 512Kbytes SRAM mit mehreren Anschlüssen, die konfigurierbare Befehls- und Daten-eng gekoppelte Speicher sind, die die fortschrittlichen DSP-Fähigkeiten des Prozessorkerns nutzen.

Die Microchip PIC32CZ CA70/MC70-Mikrocontroller enthalten einen 10/100-Ethernet-MAC mit IEEE1588, eine HS-USB-Schnittstelle mit integriertem PHY, Dual-CAN-FD, QSPI, CMOS-Imager-Schnittstelle, MediaLB, TDM/I2S (SSC), mehrere serielle Schnittstellen und On-Board-Hardware-Kryptografie, einschließlich TRNG, AES-256- und SHA-256-Engines.

Unterstützt von MPLAB® X IDE und MPLAB Harmony.

Merkmale

  • Betriebsbedingungen
    • 2,5 V bis 3,6 V, -40 °C bis +85 °C, DC bis 300 MHz
    • 2,5 V bis 3,6 V, -40 °C bis +105 °C, DC bis 300 MHz
  • AEC — Q200 Klasse 1 (-40 °C bis +105 °C) Qualifizierung
  • Core
    • ARM Cortex-M7 wird mit bis zu 300 MHz betrieben
    • 16 KB I-Cache und 16 KB D-Cache mit Fehlercodekorrektur (ECC)
    • Einzelpräzisions- und Doppel-Präzisions-HW-Fließkommaeinheit (FPU)
    • Speicherschutzeinheit (Memory Protection Unit, MPU) mit 16 Zonen
    • DSP-Befehle, Thumb®-2 Befehlssatz
    • Embedded-Trace-Modul (ETM) mit Befehls-trace-stream, einschließlich Trace-Port-Schnittstelleneinheit (TPIU)
  • Speicher
    • 2.048 KB-Embedded-Flash mit einzigartigem Identifikator und Benutzersignatur für benutzerdefinierte Daten
    • Bis zu 512 KB Embedded-Multi-Port-SRAM
    • Bis zu 256 KB Tightly Coupled Memory (TCM)
    • 16 KB ROM mit In-Applikations-Programmierungsroutinen (IAP)
    • Eine externe Bus-Schnittstelle (EBI) (optional), die einen statischen 16-bit-Speicher-Controller (SMC) mit Unterstützung für SRAM, PSRAM, LCD-Modul, NOR und NAND-Flash mit On-the-fly-Verschlüsselung enthält
  • Kryptographie
    • Echter Zufallsnummerngenerator (TRNG)
    • AES: 256-Bit-, 192-Bit-, 128-bit-Schlüsselalgorithmus, konform mit FIPS PUB-197-Spezifikationen
    • Integritätsprüfungsmonitor (ICM) unterstützt SHA1, SHA224 und SHA256 sicheren Hash-Algorithmus
  • System-
    • Integrierter Spannungsregler für Einzelversorgungsbetrieb
    • Power-on-Reset (POR), Brown-out-Detektor (BOD) und Dual-Watchdog für einen sicheren Betrieb
    • RTC mit gregorianischem Kalendermodus, Wellenformerzeugung in stromsparenden Modi
    • Die RTC-Zähler-Kalibrierungsschaltung kompensiert die Quarzfrequenzschwankungen der 32,768 kHz
    • Stromsparender 32-bit-Echtzeit-Timer (RTT)
    • Temperatursensor
    • Ein zentraler 24-Kanal-DMA-Controller (XDMAC) mit zwei Anschlüssen
  • Leistungsmanagement mit Einzel- oder Dual-Stromversorgungsfähigkeit
  • Taktmanagement
    • Quarz- oder Keramik-Resonator-Oszillatoren bei 3 MHz bis 20 MHz Hauptoszillator mit Fehlererkennung, 12 MHz oder 16 MHz für USB-Betrieb erforderlich, optionaler stromsparender 32,768 kHz für RTC oder Taktgeber
    • Hochpräziser Haupt-RC-Oszillator mit 12 MHz Standardfrequenz
    • 32,768 kHz Quarzoszillator oder langsamer RC-Oszillator als Quelle für einen Taktgeber mit Stromsparmodus (Slow _ CLK)
    • Ein 500 MHz PLL für Systemtakt
    • Ein 480 MHz PLL für USB-Hochgeschwindigkeitsbetrieb
  • Stromsparende Funktionen
    • Stromsparende Schlaf-, Warte- und Backup-Modi mit typischem Stromverbrauch bis hinunter zu 1,1 μA im Backup-Modus mit aktivierter RTC-, RTT- und Aktivierungs-Logikschaltung
    • RTC und RTT mit extrem geringem Stromverbrauch
    • 1 KB Backup-RAM (BRAM) mit einem dedizierten Regler
  • Kommunikationsschnittstelle
    • Ein (optional) Ethernet-MAC (GMAC)
      • 10/100Mbps in MII und RMII mit dediziertem DMA
      • IEEE® 1588 PTP-Frames-Unterstützung
      • IEEE 802.1AS Zeitstempel-Unterstützung
      • IEEE 802.1Qav Kreditbasierte Traffic-Shaping-Hardware-Unterstützung
      • 802.3az Energieeffiziente Unterstützung
      • Ethernet-AVB-Unterstützung
    • USB 2.0 Gerät/Mini Host High-Speed (USBHS) bei 480 Mbps, 4 KB FIFO, bis zu 10 bidirektionale Endpunkte, dedizierter DMA
    • 12-bit ITU-R BT. 601/656 Bildsensor-Schnittstelle (ISI)
    • Bis zu zwei Host Controller Area Networks (MCAN) mit flexibler Datenrate (CAN-FD) mit SRAM-basierten Mailboxen, zeitausgelöster und ereignisauslösender Übertragung
    • MediaB®-Gerät (optional) mit 3-wire-Modus, bis zu 1024 x Fs-Geschwindigkeit, unterstützt MOST25- und MOST50-Netzwerke
    • Unterstützt bis zu drei USART mit LIN, ISO7816, IrDA®, RS-485, SPI, Manchester, Modem und LON (nur USART1) Modi
    • Bis zu fünf 2-wire UARTs mit SleepPower™-Unterstützung
    • Bis zu drei Zweidraht-Schnittstellen (TWIHS) (I2C-kompatibel) mit SleepWalking-Unterstützung
    • Serielle Quad-I/O-Peripherieschnittstelle (QSPI) mit bis zu 256 MB Flash und eXecute-in-place und On-the-fly-Verschlüsselung
    • Bis zu zwei serielle Peripherieschnittstellen (SPI)
    • Ein serieller synchroner Controller (SSC) mit I2S- und TDM-Unterstützung
    • Bis zu zwei Inter-IC-Sound-Controller (I2SC)
    • Eine Hochgeschwindigkeits-Multimedia-Kartenschnittstelle (HSMCI) (SDIO/SD-Karte/e.MMC) (optional)
  • Timer/Ausgangsvergleich/Eingangserfassung
    • Vier Dreikanal-16-bit-Timer/-Zähler (TC) mit Erfassungs-, Wellenform-, Vergleichs- und PWM-Modi, konstanter Einschaltzeit, Quadratur-Decoder-Logikschaltung und 2-bit-Graustufen-Auf-/Abwärtszähler für Schrittmotor
    • Zwei 4-Kanal-16-bit-PWMs mit komplementären Ausgängen, Totzeitgenerator und acht Fehlereingängen pro PWM für die Motorsteuerung, zwei externe Auslöser zur Verwaltung der Blindleistungskompensation (PFC), DC/DC und Beleuchtungssteuerung
  • Fortschrittliche Analog- und Touch-
    • Zwei analoge Frontend-Controller (AEC), die jeweils bis zu 24 Kanäle mit Differential-Eingangsmodus und programmierbarer Verstärkungsstufe unterstützen und eine duale Abtast- und Halteschaltung (S & H) bei bis zu 1.7Msps mit Offset- und Verstärkungsfehlerkorrekturfunktion ermöglichen
    • Ein 12-bit-Digital-Analog-Controller (DAC) mit bis zu 2 Kanälen und 1 MS/s pro Kanal mit Differential- und Überabtast-Modi
    • Ein analoger Komparator-Controller (ACC) mit flexibler Eingangsauswahl und wählbarer Eingangshysterese
  • I/O
    • Bis zu 114 I/O-Leitungen mit externer Interrupt-Fähigkeit (Edge- oder Pegelempfindlichkeit), Entprellung, Störungsfilterung und serieller On-Chip-Widerstandsanschluss
    • Fünf parallele Ein-/Ausgangs-Controller (PIO)

Applikationen

  • Industrielle Gateways
  • Grafik
  • Automobil-Applikationen

PIC32CZ MC70 Blockdiagramm

Blockdiagramm - Microchip Technology PIC32CZ CA70/MC70 Mikrocontroller

PIC32CZ CA70 Blockdiagramm

Blockdiagramm - Microchip Technology PIC32CZ CA70/MC70 Mikrocontroller

Gehäusetyp

Microchip Technology PIC32CZ CA70/MC70 Mikrocontroller
Veröffentlichungsdatum: 2025-03-26 | Aktualisiert: 2025-06-25