Texas Instruments ADC32RF5x HF-Abtastdatenwandler
Die ADC32RF5x RF-Abtastdatenwandler von Texas Instruments sind 14-Bit-Einzelcore-Zweikanal-Analog-Digital-Wandler (ADC) mit 2,6 GSPS bis 3 GSPS, die RF-Abtastung mit Eingangsfrequenzen von bis zu 3 GHz unterstützen. Das Design maximiert das Signal-Rausch-Verhältnis (SNR) und liefert eine spektrale Rauschdichte von -155 dBFS/Hz. Zusätzliche interne ADCs zusammen mit der On-Chip-Signalmittelung verbessern die Rauschdichte auf -161 dBFS/Hz.Jeder ADC-Kanal kann mit einem digitalen Quad-Band-Abwärtswandler (DDC) mit einem 48-Bit-NCO verbunden werden, der ein phasenkohärentes Frequenzsprungverfahren unterstützt. Mit den GPIO-Pins für die NCO-Frequenzsteuerung kann das Frequenzsprungverfahren in weniger als 1 µs erreicht werden. Die ADC32RF54 und ADC32RF55 von Texas Instruments unterstützen die serielle JESD204B Datenschnittstelle mit deterministischer Latenz der Unterklasse 1 mit Datenraten bis zu 13 GBit/s. Die energieeffiziente ADC-Architektur verbraucht 2,1 W/Kanal bei 3 GSPS und ermöglicht eine Leistungsskalierung mit niedrigeren Abtastraten.
Merkmale
- 14-Bit, Zweikanal-ADC mit 2,6 GSPS bis 3 GSPS
- Spektrale Rauschdichte
- NSD = -155,6 dBFS/Hz (kein Durchschnitt)
- NSD = -158,1 dBFS/Hz (2x Durchschn.)
- NSD = -160,4 dBFS/Hz (4x Durchschn.)
- Einzelcore-ADC-Architektur (nicht verschachtelt)
- Öffnungs-Jitter von 50 fs
- Niedriges Restphasenrauschen im eingebauten Zustand
- -127 dBc/Hz bei 10kHz Offset
- Spektrale Leistung (fIN = 1 GHz, -4 dBFS)
- 2 x interne Mittelwertbildung
- Signal-Rausch Verhältnis (SNR): 62,3 dBFS
- SFDR HD 2,3: 63 dBc
- SFDR höchste Störung: 85 dBFS
- Spektrale Leistung (fIN = 1,8 GHz, -4 dBFS)
- 2 x interne Mittelwertbildung
- Signal-Rausch Verhältnis (SNR): 63 dBFS
- SFDR HD 2,3: 68 dBc
- SFDR höchste Störung: 86 dBFS
- 1,1 bis 1,35 Vpp (2 dBm bis 3,5 dBm) Eingang bei Vollausschlag
- 10-15 Code-Fehlerrate (CER)
- 2,75 GHz Volle Leistungseingangsbandbreite (-3 dB)
- JESD204B Serielle Datenschnittstelle
- 13 Gbps maximale Spurrate
- Unterstützt die deterministische Latenz der Unterklasse 1
- Digitale Abwärtswandler
- Bis zu vier DDC pro ADC-Kanal
- Komplexe Ausgabe (4- bis 128-fache Dezimierung)
- 48-bit-NCO-Phasenkohärentes Frequenzsprungverfahren
- < 1 uS schnelles Frequenzsprungverfahren
- 2,6 W/Kanal (2x AVG) Stromverbrauch
- 1,8 V, 1,2 V Netzteile
Applikationen
- Phased-Array-Radar
- Spektrumanalysator
- Software-definierter Funk (SDR)
- Elektronische Kriegsführung
- Hochgeschwindigkeits-Digitalisierer
- Kabelinfrastruktur
- Kommunikationsinfrastruktur
Blockdiagramm
Veröffentlichungsdatum: 2023-10-13
| Aktualisiert: 2025-02-24
