Texas Instruments SN74AUP1T08 Einzelne 2-Input Positiv-AND-Gates

Die einzelnen 2-Eingangs-Positiv-AND-Gates SN74AUP1T08 von Texas Instruments führen die boolesche Funktion Y = A - B oder Y = /A + /B aus und sind für Applikationen zur Logikpegelumsetzung konzipiert, wobei der Ausgang auf die VersorgungsspannungVCC bezogen ist. Die AUP-Technologie ist eine stromsparende Logiktechnologie, die die Batterielaufzeit während des Betriebs verlängert. Alle Eingangspegel akzeptieren 1,8-V-LVCMOS-Signale, wobei sie entweder mit einer einzigen 3,3-V- oder einer2,5-V-VCC-Versorgung betrieben werden. Außerdem bietet dieses Produkt eine hervorragende Signalqualität.

Der großeVCC-Bereich von 2,3 V bis 3,6 V ermöglicht die Umschaltung der Ausgangspegel, um eine Verbindung zu externen Controllern oder Prozessoren herzustellen. Schmitt-Trigger-Eingänge (VT = 210 mV zwischen negativen und positiven Eingangsübergängen) verbessern die Störfestigkeit bei Schaltübergängen, was besonders bei analogen Mixed-Mode-Designs nützlich ist. Schmitt-Trigger-Eingänge gewährleisten die Integrität der Ausgangssignale, unterdrücken Eingangsrauschen und ermöglichen einen langsamen Übergang des Eingangssignals.

Ioff ist eine Funktion, die eine Abschaltung ermöglicht (VCC = 0 V) und für tragbare und mobile Anwendungen unerlässlich ist. WennVCC = 0 V ist, können Signale von 0 V bis 3,6 V an die Ein- und Ausgänge des Bauelements angelegt werden. Unter diesen Bedingungen entsteht kein Schaden am Bauelement. SN74AUP1T08 von Texas Instruments wurde mit einer optimierten Stromtreiberfähigkeit von 4 mA entwickelt, um Leitungsreflexionen, Unter- und Überschwingungen zu reduzieren, die von Hochantriebs-Ausgängen ausgelöst werden.

Merkmale

  • Einzelversorgungsspannungs-Umsetzer
  • Ausgangspegel bis zur VersorgungVCC im CMOS-Pegelbereich
    • 1,8 V bis 3,3 V (beiVCC = 3,3 V)
    • 2,5 V bis 3,3 V (beiVCC = 3,3 V)
    • 1,8 V bis 2,5 V (beiVCC = 2,5 V)
    • 3,3 V bis 2,5 V (beiVCC = 2,5 V)
  • Schmitt-Trigger-Eingänge unterdrücken Eingangsrauschen und bieten eine bessere Ausgangssignalqualität
  • Ioff unterstützt die teilweise Abschaltung (VCC = 0 V)
  • Sehr geringer statischer Stromverbrauch von 0,1 µA
  • Sehr geringer dynamischer Stromverbrauch von 0,9 µA
  • Latch-Up-Leistung übertrifft 100 mA gemäß JESD 78, Klasse II
  • Bleifreies Gehäuse ist verfügbar (SC-70 (DCK) 2 mm x 2,1 mm x 0,65 mm (Höhe 1,1 mm))
  • ESD-Leistung getestet gemäß JESD 22
    • 2.000 V Human-Body-Modell (A114-B, Klasse II)
    • 1.000 V Charged-Device Model (C101)

Applikationen

  • Logikpegelumsetzungs-Applikationen
  • Tragbare und mobile Geräte
  • Analoge Mixed-Mode-Designs

Logikdiagramm (AND-Gatter)

Blockdiagramm - Texas Instruments SN74AUP1T08 Einzelne 2-Input Positiv-AND-Gates
Veröffentlichungsdatum: 2025-02-21 | Aktualisiert: 2025-02-25