Texas Instruments SN74AUP2G34 Stromsparendes Dual-Buffer-Gate

Das stromsparende Dual-Buffer-Gate SN74AUP2G34 von Texas Instruments führt die Boolesche Funktion Y = A in positiver Logik aus. Die AUP-Produktfamilie gewährleistet einen sehr geringen statischen und dynamischen Stromverbrauch über den gesamtenVCC-Bereich von 0,8 V bis 3,6 V, was zu einer längeren Batterielaufzeit führt. Dieses Produkt hält auch eine ausgezeichnete Signalqualität aufrecht.

Die NanoStar™-Gehäusetechnologie ist ein wichtiger Durchbruch in IC-Gehäusekonzepten, wobei der Chip als Gehäuse verwendet wird. Der SN74AUP2G34 von Texas Instruments ist vollständig für Applikationen mit teilweiser Abschaltung, dieIoff verwenden, spezifiziert. DieIoff-Schaltung deaktiviert die Ausgänge und beugt einer Beschädigung durch Stromrückfluss durch das abgeschaltete Bauteil vor.

Merkmale

  • Erhältlich im NanoStar-Gehäuse von Texas Instruments
  • Niedriger statischer Stromverbrauch vonICC = 0,9 µA (max.)
  • Niedriger dynamischer Stromverbrauch vonCpd = 4,3 pF (typisch) bei 3,3 V
  • Niedrige Eingangskapazität von CI = 1,5 pF (typisch)
  • Rauscharm mit Über- und Unterschwingung von 10 % vonVCC
  • Ioff unterstützt einen Betrieb im teilweisen Abschaltmodus
  • GroßerVCC -Betriebsbereich von 0,8 V bis 3,6 V
  • Optimiert für 3,3 V-Betrieb
  • 3,6 V I/O-tolerant zur Unterstützung des Mischmodus-Signalbetriebs
  • tpd = 4,3 ns (max.) bei 3,3 V
  • Geeignet für Punkt-zu-Punkt-Applikationen
  • Latch-Up-Leistung übertrifft 100 mA gemäß JESD 78, Klasse II
  • ESD-leistungsgetestet gemäß JESD 22
    • 2.000 V Human-Body-Modell (A114-B, Klasse II)
    • 1.000 V Charged-Device Model (C101)

Applikationen

  • Batteriebetriebene Applikationen
  • Mischmodus-Applikationen
  • Teilweiser Abschaltmodus

Logikschaltbild (Positive Logikschaltung)

Applikations-Schaltungsdiagramm - Texas Instruments SN74AUP2G34 Stromsparendes Dual-Buffer-Gate
Veröffentlichungsdatum: 2025-02-14 | Aktualisiert: 2025-03-07