Texas Instruments TSW14J50EVM Evaluierungsmodul

Das Texas Instruments TSW14J56 Evaluierungsmodul (EVM) ist ein Mustergenerator und eine Datenerfassungskarte der nächsten Generation. Diese Karte wird zur Evaluierung der Leistung der TI JESD204B-Produktfamilie von Hochgeschwindigkeits-Analog-Digital-Wandlern (ADCs) und Digital-Analog-Wandlern (DACs) verwendet. Das TSW14J50EVM ist mit einem kostengünstigen Arria V GX Bauteil von Altera bestückt und verwendet die JESD204B IP-Lösung von Altera. Dadurch kann das Modul dynamisch konfiguriert werden, sodass alle Leitungsgeschwindigkeiten unterstützt werden können. Dazu gehören 600 MBit/s bis 6,5 GBit/s, 1 bis 8 Leitungen, mehrere Wandler und mehrere Achtbitzeichen pro Rahmen. Zusammen mit der dazugehörigen grafischen Hochgeschwindigkeits-Datenwandler(HSDC)-Pro-Benutzeroberfläche (GUI) stellt dies ein komplettes System dar, das Datenmuster erfasst und evaluiert. Diese Datenmuster werden von den ADC-EVMs evaluiert und erzeugen und senden die gewünschten Testmuster an die DAC-EVMs.

Merkmale

  • Schnelle Evaluierung der Leistung der JESD204B-DACs und -ADCs über eine Hochgeschwindigkeits-Datenwandler-Pro-Software
  • Direkter Anschluss an alle TI JESD204B Hochgeschwindigkeits-Datenwandler-EVMs unter Verwendung eines FMC-Standardsteckverbinders
  • Viertelrate-DDR3-Controller unterstützen einen DDR3-Betrieb von bis zu 667 MHz
  • JESD-RX- und -TX-IP-Core mit 16 gerouteten Transceiver-Kanälen:
  • Viele verfügbare Universal-IOs (Statussignale, SPI-Schnittstelle) zwischen dem FPGA und dem FMC-Steckverbinder
  • SPI/JTAG rekonfigurierbare JESD-Core-Parameter: L, M, K, F, HD und S
  • Unterstützung für Betrieb in SUBCLASS 0 und 1
  • Dynamisch rekonfigurierbare Transceiver-Datenrate mit HSDC-Pro-Software
  • Betriebsbereich: 0,611 GBit/s bis 6,5 GBit/s
  • 4-Gb-DDR3-SDRAM erfasst oder sendet bis zu 256 M 16-Bit-Proben
Veröffentlichungsdatum: 2019-03-22 | Aktualisiert: 2023-08-10